Embedded Systems Software Design Basic

カテゴリCourseへのリンク日程会場、受講料状況category開催月締切時間Flag
Vivado.pngPCI Express デザイン随時オンデマンド
TC:12TC
現金:¥132,000
3高速インターフェイスコース2024年6月2026123017001
embe.pngOS and Hypervisors in Adaptive SoCs12月3日(火)-4日(水)
申込締切日:11/22
10:00~18:00
新横浜(hdLab)
TC:12TC
現金:¥132,000
開催中止MPSoC/SoM2024年12月2024112217000
embe.pngZynq UltraScale+ MPSoC Boot and Platform Management12月5日(木)-6日(金)
申込締切日:11/26
10:00~18:00
新横浜(hdLab)
TC:12TC
現金:¥132,000
開催中止MPSoC/SoM2024年12月2024112617000
Vivado.pngVivado Design Suite でのFPGA設計導入12月9日(月)-10日(火)
申込締切日:11/28
10:00~17:30
新横浜(hdLab)
TC:8TC
現金:¥107,800
1677FPGAとVivadoツール2024年12月2024112817001
lang.pngVerification with SystemVerilog12月10日(火)-11日(水)
申込締切日:11/29
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
開催中止HDL言語と検証2024年12月2024112917000
Vivado.pngVivado ロジック解析を使用したデバッグ 基礎編12月12日(木)
申込締切日:12/3
10:00~17:30
新横浜(hdLab)
TC:4TC
現金:¥53,900
1679FPGAとVivadoツール2024年12月2024120317001
eembe.pngZynq SoC エンベデッドシステム開発12月12日(木)-13日(金)
申込締切日:12/3
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1674SoCとVitisツール2024年12月2024120317001
AdovancedMin2.pngVersal adaptive SoC: Quick Start12月12日(木)
申込締切日:12/3
10:00~18:00
オンライン
TC:6TC
現金:¥66,000
開催中止Versal Adaptive SoC2024年12月2024120317000
eembe.pngMigrating to the Vitis Unified IDE12月13日(金)
申込締切日:12/4
10:00~18:00
新横浜(hdLab)
TC:6TC
現金:¥66,000
1681SoCとVitisツール2024年12月2024120417001
Vivado.pngタイミングクロージャテクニックPart112月17日(火)
申込締切日:12/6
10:00~17:30
オンライン
TC:6TC
現金:¥66,000
1682FPGAとVivadoツール2024年12月2024120617001
Vivado.pngタイミングクロージャテクニックPart212月18日(水)
申込締切日:12/9
10:00~17:30
オンライン
TC:6TC
現金:¥66,000
1683FPGAとVivadoツール2024年12月2024120917001
eembe.pngVitisAIプラットフォーム12月19日(木)-20日(金)
申込締切日:12/10
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
1684SoCとVitisツール2024年12月2024121017001
lang.png[VHDL] Xilinx/Vivadoツールを使ったRTL設計初級12月23日(月)-24日(火)
申込締切日:12/12
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1686HDL言語と検証2024年12月2024121217001
AdovancedMin2.pngVersal Adaptive SoC Workshop【講義と演習】12月23日(月)
申込締切日:12/12
10:00~18:00
新横浜(hdLab)
TC:6TC
現金:¥66,000
1706Versal Adaptive SoC2024年12月2024121217001
AdovancedMin2.pngVersal Adaptive SoC Workshop【演習のみ】12月23日(月)
申込締切日:12/12
13:30~18:00
新横浜(hdLab)
TC:4TC
現金:¥44,000
1707Versal Adaptive SoC2024年12月2024121217001
eembe.pngPetaLinuxツールを使用したエンベデッドデザイン12月24日(火)-25日(水)
申込締切日:12/13
10:00~18:00
新横浜(hdLab)
TC:8TC
現金:¥107,800
1685SoCとVitisツール2024年12月2024121317001
Vivado.pngVivado Design Suite でのFPGA設計導入1月9日(木)-10日(金)
申込締切日:12/24
10:00~17:30
オンライン
TC:8TC
現金:¥107,800
1688FPGAとVivadoツール2025年1月2024122417001
AdovancedMin2.pngVersal AI Engine: Quick Start1月10日(金)
申込締切日:12/25
10:00~18:00
オンライン
TC:6TC
現金:¥66,000
1689Versal Adaptive SoC2025年1月2024122517001
eembe.pngZynq SoC システムアーキテクチャ1月16日(木)-17日(金)
申込締切日:1/6
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1690SoCとVitisツール2025年1月2025010617001
AdovancedMin2.pngVersal AI Engine 1: アーキテクチャとデザインフロー1月16日(木)-17日(金)
申込締切日:1/6
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
開催中止Versal Adaptive SoC2025年1月2025010617000
eembe.pngARTYを使用したMicroBlaze開発入門1月21日(火)
申込締切日:1/9
10:00~17:30
新横浜(hdLab)
TC:4TC
現金:¥53,900
1692SoCとVitisツール2025年1月2025010917001
lang.png[Verilog] Xilinx/Vivadoツールを使ったRTL設計初級1月21日(火)-22日(水)
申込締切日:1/9
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1693HDL言語と検証2025年1月2025010917001
AdovancedMin2.pngVersal Adaptive SoC Workshop【講義と演習】1月22日(水)
申込締切日:1/10
10:00~18:00
新横浜(hdLab)
TC:6TC
現金:¥66,000
開催中止Versal Adaptive SoC2025年1月2025011017000
AdovancedMin2.pngVersal Adaptive SoC Workshop【演習のみ】1月22日(水)
申込締切日:1/10
13:30~18:00
新横浜(hdLab)
TC:4TC
現金:¥44,000
開催中止Versal Adaptive SoC2025年1月2025011017000
Vivado.pngVivado Design Suite を使用したArtix-7 FPGA設計・開発入門1月23日(木)
申込締切日:1/14
10:00~17:30
新横浜(hdLab)
TC:4TC
現金:¥53,900
1694FPGAとVivadoツール2025年1月2025011417001
eembe.pngVitis HLSを使った高位合成1月23日(木)-24日(金)
申込締切日:1/14
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
開催中止SoCとVitisツール2025年1月2025011417000
Vivado.pngVivado Design Suite でのパーシャルリコンフィギュレーション1月24日(金)
申込締切日:1/15
10:00~17:30
新横浜(hdLab)
TC:4TC
現金:¥53,900
開催中止FPGAとVivadoツール2025年1月2025011517000
AdovancedMin2.pngVersal AI Engine 2: AI エンジンカーネルを使ったグラフ プログラミング1月28日(火)-29日(水)
申込締切日:1/17
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
開催中止Versal Adaptive SoC2025年1月2025011717000
embe.pngコラボレーション トレーニング
ソフト&ハード設計実装セミナー
1月28日(火)
申込締切日:1/17
10:00~17:00
新横浜(hdLab)
TC:6TC
現金:¥66,000
1710SoCとVitisツール2025年1月2025011717001
embe.pngKria KV260 入門1月29日(水)
申込締切日:1/20
13:00~18:00
新横浜(hdLab)
TC:8TC (TCのみ)
満席MPSoC/SoM2025年1月2025012017001
Vivado.pngVivado Design Suite でのUltraFast設計手法1月29日(水)
申込締切日:1/20
10:00~17:30
オンライン
TC:4TC
現金:¥53,900
1699FPGAとVivadoツール2025年1月2025012017001
Vivado.pngVivado Design Suite でのインプリメント手法1月30日(木)
申込締切日:1/21
10:00~17:30
オンライン
TC:4TC
現金:¥53,900
1700FPGAとVivadoツール2025年1月2025012117001
embe.pngZynq UltraScale+ MPSoC システムアーキテクチャ1月30日(木)-31日(金)
申込締切日:1/21
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
開催中止MPSoC/SoM2025年1月2025012117000
lang.pngFPGA向けRTL設計スタイルガイドセミナー1月30日(木)-31日(金)
申込締切日:1/21
10:00~18:00
新横浜(hdLab)
TC:8TC
現金:¥107,800
1702HDL言語と検証2025年1月2025012117001
embe.pngZynq UltraScale+ MPSoC ハードウェアデザイン2月4日(火)-5日(水)
申込締切日:1/24
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
1711MPSoC/SoM2025年2月2025012417001
embe.pngKria KV260 Vision AI 2月6日(木)-7日(金)
申込締切日:1/28
10:00~18:00
新横浜(hdLab)
TC:12TC
現金:¥132,000
1714MPSoC/SoM2025年2月2025012817001
Vivado.pngVivado Design Suite でのタイミング制約と解析2月6日(木)
申込締切日:1/28
10:00~17:30
オンライン
TC:4TC
現金:¥53,900
1712FPGAとVivadoツール2025年2月2025012817001
Vivado.pngVivado Design Suite でのタイミング クロージャ2月7日(金)
申込締切日:1/29
10:00~17:30
オンライン
TC:4TC
現金:¥53,900
1713FPGAとVivadoツール2025年2月2025012917001
eembe.pngZynq SoC エンベデッドシステム開発2月13日(木)-14日(金)
申込締切日:2/3
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1715SoCとVitisツール2025年2月2025020317001
Vivado.pngPCI Express デザイン2月18日(火)-19日(水)
申込締切日:2/6
10:00~17:30
オンライン
TC:12TC
現金:¥132,000
1716FPGAとVivadoツール2025年2月2025020617001
lang.pngDesigning with SystemVerilog2月19日(水)-20日(木)
申込締切日:2/7
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1717HDL言語と検証2025年2月2025020717001
Vivado.pngデザイン クロージャ テクニック2月20日(木)-21日(金)
申込締切日:2/10
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
1718FPGAとVivadoツール2025年2月2025021017001
AdovancedMin2.pngVersal Adaptive SoC Workshop【講義と演習】2月21日(金)
申込締切日:2/12
10:00~18:00
新横浜(hdLab)
TC:6TC
現金:¥66,000
1719Versal Adaptive SoC2025年2月2025021217001
AdovancedMin2.pngVersal Adaptive SoC Workshop【演習のみ】2月21日(金)
申込締切日:2/12
13:30~18:00
新横浜(hdLab)
TC:4TC
現金:¥44,000
1720Versal Adaptive SoC2025年2月2025021217001
Vivado.pngIP インテグレーターツールによる設計2月26日(水)
申込締切日:2/14
10:00~17:30
オンライン
TC:6TC
現金:¥66,000
1721FPGAとVivadoツール2025年2月2025021417001
lang.png[Verilog] Xilinx/Vivadoツールを使ったRTL設計初級2月27日(木)-28日(金)
申込締切日:2/17
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1722HDL言語と検証2025年2月2025021717001
eembe.pngVITISアクセラレーション開発2月27日(木)-28日(金)
申込締切日:2/17
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
1723SoCとVitisツール2025年2月2025021717001
AdovancedMin2.pngVersal adaptive SoC: Quick Start3月4日(火)
申込締切日:2/20
10:00~18:00
オンライン
TC:6TC
現金:¥66,000
1725Versal Adaptive SoC2025年3月2025022017001
eembe.pngEmbedded Systems Software Design Basic3月4日(火)-5日(水)
申込締切日:2/20
10:00~18:00
新横浜(hdLab)
TC:12TC
現金:¥132,000
1726SoCとVitisツール2025年3月2025022017001
eembe.pngPetaLinuxツールを使用したエンベデッドデザイン3月5日(水)-6日(木)
申込締切日:2/21
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1728SoCとVitisツール2025年3月2025022117001
eembe.pngEmbedded Systems Software Design OS3月6日(木)
申込締切日:2/25
10:00~18:00
新横浜(hdLab)
TC:6TC
現金:¥66,000
1727SoCとVitisツール2025年3月2025022517001
eembe.pngMigrating to the Vitis Unified IDE3月7日(金)
申込締切日:2/26
10:00~18:00
新横浜(hdLab)
TC:6TC
現金:¥66,000
1729SoCとVitisツール2025年3月2025022617001
embe.pngOS and Hypervisors in Adaptive SoCs3月11日(火)-12日(水)
申込締切日:2/28
10:00~18:00
新横浜(hdLab)
TC:12TC
現金:¥132,000
1730MPSoC/SoM2025年3月2025022817001
embe.pngZynq UltraScale+ MPSoC Boot and Platform Management3月13日(木)-14日(金)
申込締切日:3/4
10:00~18:00
新横浜(hdLab)
TC:12TC
現金:¥132,000
1731MPSoC/SoM2025年3月2025030417001
Vivado.pngタイミングクロージャテクニックPart13月13日(木)
申込締切日:3/4
10:00~17:30
オンライン
TC:6TC
現金:¥66,000
1732FPGAとVivadoツール2025年3月2025030417001
Vivado.pngタイミングクロージャテクニックPart23月14日(金)
申込締切日:3/5
10:00~17:30
オンライン
TC:6TC
現金:¥66,000
1733FPGAとVivadoツール2025年3月2025030517001
Vivado.pngVivado ロジック解析を使用したデバッグ 基礎編3月18日(火)
申込締切日:3/7
10:00~17:30
新横浜(hdLab)
TC:4TC
現金:¥53,900
1734FPGAとVivadoツール2025年3月2025030717001
lang.png[VHDL] Xilinx/Vivadoツールを使ったRTL設計初級3月18日(火)-19日(水)
申込締切日:3/7
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1735HDL言語と検証2025年3月2025030717001
lang.pngVerification with SystemVerilog3月18日(火)-19日(水)
申込締切日:3/7
10:00~18:00
オンライン
TC:8TC
現金:¥107,800
1736HDL言語と検証2025年3月2025030717001
embe.pngKria KV260 入門3月19日(水)
申込締切日:3/10
13:00~18:00
新横浜(hdLab)
TC:8TC (TCのみ)
満席MPSoC/SoM2025年3月2025031017001
Vivado.pngVivado Design Suite でのFPGA設計導入3月24日(月)-25日(火)
申込締切日:3/12
10:00~17:30
新横浜(hdLab)
TC:8TC
現金:¥107,800
1738FPGAとVivadoツール2025年3月2025031217001
embe.pngEmbedded Heterogeneous Design3月25日(火)-26日(水)
申込締切日:3/13
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
1739MPSoC/SoM2025年3月2025031317001
eembe.pngVitisAIプラットフォーム3月27日(木)-28日(金)
申込締切日:3/17
10:00~18:00
オンライン
TC:12TC
現金:¥132,000
1740SoCとVitisツール2025年3月2025031717001

このコースでは、Vitis™ 統合ソフトウェア プラットフォームを使用した
Zynq® システム オン チップ (SoC)、Zynq UltraScale+™ MPSoC、および
Versal® ACAP アーキテクチャのソフトウェア設計と開発に必要な概念、ツール、
およびテクニックを紹介します。
※「VITISでのエンベデッドシステムソフトウェア開発」コースの後継になります。

Vitis ツールの使用の基本を確認する
・Vitis ツールの使用の基本を確認する
・AMD ザイリンクス スタンドアロン ライブラリのリソース アクセスと
 管理のためのボード サポート パッケージ (BSP) のカスタマイズ
・利用可能なプロセッサ用のソフトウェア アプリケーションの開発
・ユーザー アプリケーションのデバッグと統合
・ベスト プラクティスを採用して適切な設計決定を可能にする

【ご注意下さい】
 オリジナル3日間のコースを2日と1日に分割して提供します。
 ・Part1 : Embedded Systems Software Design Basic ・・・ 2日間 <<<本コース
 ・Part2 : Embedded Systems Software Design OS ・・・1日間
 アジェンダをご確認の上、お申し込みください。

コース名Embedded Systems Software Design Basic
ソフトウェアツールVitis/Vivado 2022.2 or later
ハードウェアZCU104
トレーニング期間2日間
受講料1名様 12TC or 132,000円(税込)
受講対象者システムの設計と実装に関心のあるソフトウェア設計エンジニア
AMD FPGA/SoC スタンドアロン ライブラリを使用したソフトウェア アプリケーションの開発とデバッグに関心のあるソフトウェア設計エンジニア
受講要件・一般的なデバッグ手法を含むCまたはC ++プログラミングの経験
・デバイスドライバー、割り込みルーチン、スクリプトの作成と変更、ユーザーアプリケーション、ブートローダー操作などの組み込み処理システムの概念的な理解
コース内容1日目  
 エンベデッドソフトウェア開発の概要
  ユーザーアプリケーションを構築するプロセスの概要を説明します。{講義}
 エンベデッド UltraFast 設計手法
  組み込み設計手法を構成するさまざまな要素の概要を説明します。 {講義、デモ}
 Zynq-7000 SoC アーキテクチャの概要
  Zynq-7000SoCアーキテクチャの概要を説明します。{講義、デモ、演習}
 Zynq UltraScale+ MPSoC アーキテクチャの概要
  ZynqUltraScale + MPSoCアーキテクチャの概要を説明します。{講義、デモ、演習}
 Zynq UltraScale+ MPSoC ソフトウェア環境
  ZynqUltraScale +?MPSoCのソフトウェア開発環境を説明します。{講義}
 Vitis ソフトウェア開発ツールの推進
  デバッグ可能なC / C ++アプリケーションを生成するために必要な基本的動作を
  紹介します。{講義、デモ、演習}
 システム デバッガー
  実際にデバッガーを実行する基本を説明し、最も一般的に使用されるデバッグ
  コマンドを示します。{講義、演習}

2日目
 スタンドアロン ソフトウェア プラットフォーム開発 と コーディングのサポート
  低レベル ソフトウェアの作成を支援する AMD が提供するさまざまなソフトウェア
  コンポーネントまたはレイヤーについて説明し、ドライバー、ドメイン、オペレー
  ティング システム、およびライブラリに関する説明も含まれます。
  スタンドアロン環境でコーディングする際に利用できる基本的なサービス
  (ライブラリ)についても説明します。 {講義、デモ、演習}
 スタンドアロン用の FAT ファイル システム
  スタンドアロン/ベアメタルライブラリからFATファイルシステム(FFS)を導入します。
  FFSは、メモリ領域をファイルシステムに効果的に変換するためのドライバと
  ユーティリティを提供します。 {講義、演習}
 リンカースクリプトの使用
  リンカースクリプトの目的と一般的な使用方法を説明します。 {講義、演習}
 割り込みの概要
  割り込みの概念、基本的な用語、および一般的な実装を紹介します。 {講義}
 ソフトウェア割り込み: 書き込み
  割り込みをサポートするときにソフトウェアコーダーが考慮しなければならない
  考慮事項の多くについて説明します。{講義、演習}
関連する資料
※Xilinx社のサイトへ移動します。
デザインハブ Vitis エンベデッド ソフトウェア開発